Prof. Dr.-Ing. Jürgen Scheible
Studiengangsleiter Master Leistungs- und Mikroelektronik
+49 7121 271 7089
juergen.scheible@reutlingen-university.de
Gebäude R1, Raum 102
Nach Vereinbarung
- Layoutentwurf analoger integrierter Schaltkreise
- Entwurfsautomatisierung
Labore
- EDA-Labor für Schulungen
- EDA-Labor für Projektarbeit
- 1987: Dipl.-Ing. Elektrotechnik, Universität Karlsruhe (heute KIT)
- 1987 - 1992: Wiss. Mitarbeiter am Inst. für Theor. Elektrotechnik und Messtechnik (ITM) der Universität Karslruhe
- 1991: Dr.-Ing. Elektrotechnik, Universität Karlsruhe (heute KIT)
- 1992: Förderpreis für Wiss. Nachwuchs des Arbeitgeberverbands Südwestmetall
- 1992 - 2010: Robert Bosch GmbH, Automotive Electronics, Reutlingen
- Technischer Trainee
- Senior Engineer ASIC Layout-Entwurf
- Projektleiter Methoden des Hybrid-Layouts
- Gruppenleiter Vorentwicklung Mikroelektronik, Toolmanagement IC-Design
- Abteilungsleiter ASIC Layout-Entwurf
- seit 2010: Professor an der Hochschule Reutlingen
- Lehrstuhl für Electronic Design Automation
- Studiengangsleiter des Masters Leistungs- und Mikroelektronik
- Sprecher des Electronics & Drives Lab
- Automatisierung des Schaltungs- und Layoutentwurfs analoger integrierter Schaltkreise
- Prozedurale und wissensbasierte Methoden, sowie KI-Ansätze in der Entwurfsautomatisierung
- Studiengangsleiter Master Leistungs- und Mikroelektronik
- Prüfungsbeauftragter Master Leistungs- und Mikroelektronik
- Sprecher des Electronics & Drives Lab (E&D)
- E&D Rechenzentrum mit EDA-Entwurfsumgebung
Scheible, Jürgen
2024 | |
Sommer, Ralf; Scheible, Jürgen; Prautsch, Benjamin; Renner, Lorenz; Moldenhauer, Till; Uhlmann, Yannick (2024): Analog EDA using knowledge-based methods. - In: HoLoDEC - Automatisierte Entwurfsmethoden für hocheffiziente integrierte Sensormodule in Edge-Computing-Anwendungen Poster presented at the edaWorkshop, 9-10 April 2024, Dresden. - Erlangen : Fraunhofer-Institut für Integrierte Schaltungen IIS. - 1 S. - DOI: https://doi.org/10.24406/publica-3604 | BibTeX | RIS DOI |
Scheible, Jürgen (2024): Fundamental differences between analog and digital design problems : an introduction. - In: ISPD '24: Proceedings of the 2024 International Symposium on Physical Design; Taipei, Taiwan, 12-15 March 2024. - New York, NY : Association for Computing Machinery. - S. 135-136. - ISBN: 979-8-4007-0417-8. - DOI: https://doi.org/10.1145/3626184.3635288 | BibTeX | RIS DOI |
Prautsch, Benjamin; Sommer, Ralf; Scheible, Jürgen; Eichler, Uwe; Renner, Lorenz; Moldenhauer, Till; Schweikardt, Matthias; Uhlmann, Yannick (2024): Integrating multiple knowledge-based automation methodologies into the A/MS IC design flow. - In: 2024 20th International Conference on Synthesis, Modeling, Analysis and Simulation Methods and Applications to Circuit Design : SMACD 2024, 2-5 July, Volos, Greece. - Piscataway : IEEE. - S. 1-4. - ISBN: 979-8-3503-5192-7. - DOI: https://doi.org/10.1109/SMACD61181.2024.10745465 | BibTeX | RIS DOI |
2023 | |
Uhlmann, Yannick; Moldenhauer, Till; Scheible, Jürgen (2023): Differentiable Neural Network Surrogate Models for gm/ID-based Analog IC Sizing Optimization. - In: 2023 ACM/IEEE Workshop on Machine Learning for CAD Organization. - Piscataway, NJ : IEEE. - 6 S. - DOI: https://doi.org/10.1109/MLCAD58807.2023.10299834 | BibTeX | RIS DOI |
Lienig, Jens; Scheible, Jürgen (2023): Grundlagen des Layoutentwurfs elektronischer Schaltungen. - Cham : Springer. - 356 S. - ISBN: 978-3-031-15767-7. - DOI: https://doi.org/10.1007/978-3-031-15768-4 | BibTeX | RIS DOI |
Uhlmann, Yannick; Brunner, Michael; Bramlage, Lennart; Scheible, Jürgen; Curio, Cristóbal (2023): Procedural- and reinforcement-learning-based automation methods for analog integrated circuit sizing in the electrical design space. - In: Electronics 12 (2). - S. 1-24. - DOI: https://doi.org/10.3390/electronics12020302 | BibTeX | RIS DOIURN |
2022 | |
Uhlmann, Yannick; Essich, Michael; Bramlage, Lennart; Scheible, Jürgen; Curio, Cristóbal (2022): Deep reinforcement learning for analog circuit sizing with an electrical design space and sparse rewards. - In: MLCAD '22: Proceedings of the 2022 ACM/IEEE Workshop on Machine Learning for CAD, 12-13 September 2022, Snowbird, USA. - New York : Association for Computing Machinery. - S. 21-26. - ISBN: 978-1-4503-9486-4. - DOI: https://doi.org/10.1145/3551901.3556474 | BibTeX | RIS DOI |
Schweikardt, Matthias; Scheible, Jürgen (2022): Expert design plan: A toolbox for procedural automation of analog integrated circuit design. - In: 18th International Conference on Synthesis, Modeling, Analysis and Simulation Methods and Applications to Circuit Design (SMACD), 12-15 June 2022, Villasimius, proceedings. - Piscataway, NJ : IEEE. - 4 S. - ISBN: 978-1-6654-6703-2. - DOI: https://doi.org/10.1109/SMACD55068.2022.9816336 | BibTeX | RIS DOI |
Scheible, Jürgen (2022): Optimized is not always optimal : the dilemma of analog design automation. - In: ISPD '22: Proceedings of the 2022 International Symposium on Physical Design, virtual event, 27 - 30 March 2022. - New York : Association for Computing Machinery. - S. 151-158. - ISBN: 978-1-4503-9210-5. - DOI: https://doi.org/10.1145/3505170.3511042 | BibTeX | RIS DOIURN |
2021 | |
Schweikardt, Matthias; Scheible, Jürgen (2021): Improvement of simulation-based analog circuit sizing using design-space transformation. - In: SMACD / PRIME 2021; International Conference on SMACD and 16th Conference on PRIME, 18-22 July 2021, online, proceedings. - Berlin : VDE Verlag. - S. 184-187. - ISBN: 278-3-8007-5588-2. - URL: https://ieeexplore.ieee.org/document/9547947 | BibTeX | RIS |
Uhlmann, Yannick; Essich, Michael; Schweikardt, Matthias; Scheible, Jürgen; Curio, Cristóbal (2021): Machine learning based procedural circuit sizing and DC operating point prediction. - In: SMACD / PRIME 2021 : International Conference on SMACD and 16th Conference on PRIME; 19-22 July 2021, online, proceedings. - Berlin : VDE Verlag. - S. 188-191. - ISBN: 978-3-8007-5588-2. - URL: https://ieeexplore.ieee.org/document/9547948 | BibTeX | RIS |
Marolt, Daniel; Jerke, Goran; Marolt, Vinko; Scheible, Jürgen (2021): The essential role of procedural approaches in electronic design automation. - In: SMACD / PRIME 2021; International Conference on SMACD and 16th Conference on PRIME, 19-22 July 2021, online, proceedings. - Berlin : VDE Verlag. - S. 42-47. - ISBN: 978-3-8007-5588-2. - URL: https://ieeexplore.ieee.org/document/9547912 | BibTeX | RIS |
2020 | |
Lienig, Jens; Scheible, Jürgen (2020): Fundamentals of layout design for electronic circuits. - Cham : Springer. - 306 S. - ISBN: 978-3-030-39284-0. - DOI: https://doi.org/10.1007/978-3-030-39284-0 | BibTeX | RIS DOI |
Lienig, Jens; Scheible, Jürgen (2020): Technology know-how: from silicon to devices. - In: Lienig, Jens; Scheible, Jürgen (Hrsg.): Fundamentals of layout design for electronic circuits. - Cham : Springer. - S. 31-82. - ISBN: 978-3-030-39284-0. - DOI: https://doi.org/10.1007/978-3-030-39284-0_2 | BibTeX | RIS DOI |
2019 | |
Schweikardt, Matthias; Uhlmann, Yannick; Leber, Florian; Scheible, Jürgen; Habal, Husni (2019): A generic procedural generator for sizing of analog integrated circuits. - In: PRIME 19 : 15 - 18 July, Lausanne, Switzerland : 15th Conference on PhD Research in Microelectornics and Electronics (PRIME 2019) : conference proceedings. - Piscataway, NJ : IEEE. - S. 17-20. - ISBN: 978-1-7281-3549-6. - DOI: https://doi.org/10.1109/PRIME.2019.8787743 | BibTeX | RIS DOI |
Scheible, Jürgen; Marolt, Daniel; Schweikardt, Matthias; Habal, Husni (2019): Automatisierung des Entwurfs analoger ICs - Teil 2 : Optimiert ist nicht immer optimal. - In: Elwis : ihre Elektronik-Wissensdatenbank 2019 (23.07.2019). - S. 1-2. - URL: https://www.elektroniknet.de/elektronik/halbleiter/automatisierung-des-entwurfs-analoger-ics-teil-2-167657.html | BibTeX | RIS |
Scheible, Jürgen; Marolt, Daniel; Schweikardt, Matthias; Habal, Husni (2019): Automatisierung des Entwurfs analoger ICs, Teil 1 : Optimiert ist nicht immer optimal. - In: Elektronik : world of solutions (25.03.2019)- S. 46-50. | BibTeX | RIS |
Hald, Axel; Marquardt, Hartmut; Herzogenrath, Pekka; Scheible, Jürgen; Lienig, Jens; Seelhorst, Johannes (2019): Full custom MEMS design: 2.5D fabrication-process simulation for 3D field-solver-based circuit extraction. - In: IEEE sensors journal 19 (14). - S. 5710-5717. - DOI: https://doi.org/10.1109/JSEN.2019.2906060 | BibTeX | RIS DOI |
Marolt, Daniel; Scheible, Jürgen (2019): IC layout automation with self-organized wiring and arrangement of responsive modules (SWARM). - In: CDN Live : Cadence User Conference 2019, EMEA, Munich, Germany, May 6-8 : conference proceedings. - San Jose, USA : Cadence Design Systems. - 2 S. - URL: https://www.cadence.com/en_US/home/cdnlive/emea-2019/proceedings.html | BibTeX | RIS |
Hald, Axel; Wolf, Robert; Seelhorst, Johannes; Scheible, Jürgen; Lienig, Jens; Tibus, Stefan; Schwarz, Mike (2019): Parasitic extraction methodology for MEMS sensors with active devices. - In: SMACD 19 : 15-18 July, Lausanne, Switzerland : 16th International Conference on Synthesis, Modeling, Analysis and Simulation Methods and Applications to Circuit Design : conference proceedings. - Piscataway, NJ : IEEE. - S. 221-224. - ISBN: 978-1-7281-1201-5. - DOI: https://doi.org/10.1109/SMACD.2019.8795251 | BibTeX | RIS DOI |
2018 | |
Leber, Florian; Scheible, Jürgen (2018): A procedural approach to automate the manual design process in analog integrated circuit design. - In: Analog 2018 : meet your CAD guy, meet your designer : Beiträge der 16. GMM/ITG-Fachtagung, 13.-14. September 2018 in München, Neubiberg. - (GMM-Fachbericht ; 91). - Berlin : VDE Verlag. - S. 175-180. - ISBN: 978-3-8007-4754-2. | BibTeX | RIS |
Thoma, Matthias; Marolt, Daniel; Scheible, Jürgen; Tretter, Gregor; Jerke, Göran (2018): Entwurf kontextbasierter PCells für Hochfrequenzanwendungen in modernen CMOS-Technologien. - In: MPC / Multi-Projekt-Chip-Gruppe Baden-Württemberg : Tagungsband zum Workshop der Multiprojekt-Chip-Gruppe Baden-Württemberg ; Vol. 58/59. - Ulm : Hochschule Ulm. - S. 33-40. - URL: https://www.mpc-gruppe.de/de/workshopbaende.html | BibTeX | RIS URN |
Hald, Axel; Herzogenrath, Pekka; Scheible, Jürgen; Lienig, Jens; Seelhorst, Johannes; Brandl, Peter (2018): Full custom MEMS design: a new method for the analysis of motion-dependent parasitics. - In: Integration 63 - S. 362-372. - DOI: https://doi.org/10.1016/j.vlsi.2018.02.004 | BibTeX | RIS DOI |
Borisov, Vadim; Scheible, Jürgen (2018): Lithography hotspots detection using deep learning. - In: 2018 SMACD : 15th International Conference on Synthesis, Modeling, Analysis and Simulation Methods and Applications to Circuit Design : July 2nd-July 5th, 2018, Prague, Czech Republic. - Piscataway, NJ : IEEE. - S. 145-148. - ISBN: 978-1-5386-5153-7. - DOI: https://doi.org/10.1109/SMACD.2018.8434561 | BibTeX | RIS DOI |
Borisov, Vadim; Scheible, Jürgen (2018): Research on data augmentation for lithography hotspot detection using deep learning. - In: 34th European Mask and Lithography Conference : 18 - 20 June 2018, Grenoble, France. - Bellingham, Washington : SPIE. The International Society for Optical Engineering. - S. 1-6. - ISBN: 978-1-5106-2121-3. | BibTeX | RIS |
Bigalke, Steve; Lienig, Jens; Jerke, Göran; Scheible, Jürgen; Jancke, Roland (2018): The need and opportunities of electromigration-aware integrated circuit design. - In: Proceedings of the International Conference on Computer-Aided Design ICCAD '18. - New York : Association for Computing Machinery. - 8 S. - ISBN: 978-1-4503-5950-4. - DOI: https://doi.org/10.1145/3240765.3265971 | BibTeX | RIS DOI |
2017 | |
Gerlach, Andreas; Scheible, Jürgen; Rosahl, Thoralf; Eitrich, Frank-Thomas (2017): A generic topology selection method for analog circuits with embedded circuit sizing demonstrated on the OTA example. - In: Proceedings of the 2017 Design, Automation & Test in Europe (DATE) : 27-31 March 2017, Swisstech, Lausanne, Switzerland. - Piscataway, NJ : IEEE. - S. 898-901. - ISBN: 978-3-9815370-8-6. - DOI: https://doi.org/10.23919/DATE.2017.7927115 | BibTeX | RIS DOI |
Hald, Axel; Seelhorst, Johannes; Herzogenrath, Pekka; Scheible, Jürgen; Lienig, Jens (2017): A new method for the analysis of movement dependent parasitics in full custom designed MEMS sensors. - In: SMACD 2017 : 14th International Conference on Synthesis, Modeling, Analysis and Simulation Methods and Applications to Circuit Design : 12th - 15th June 2017, Giardini Naxos, Taormina, Italy. - Piscataway, NJ : IEEE. - 4 S. - ISBN: 978-1-5090-5052-9. - DOI: https://doi.org/10.1109/SMACD.2017.7981568 | BibTeX | RIS DOI |
Borisov, Vadim; Langner, Kerstin; Scheible, Jürgen; Prautsch, Benjamin (2017): A novel approach for automatic common-centroid pattern generation. - In: SMACD 2017 : 14th International Conference on Synthesis, Modeling, Analysis and Simulation Methods and Applications to Circuit Design : 12th - 15th June 2017, Giardini Naxos, Taormina, Italy. - Piscataway, NJ : IEEE. - 4 S. - ISBN: 978-3-5090-5052-9. - DOI: https://doi.org/10.1109/SMACD.2017.7981584 | BibTeX | RIS DOI |
Langner, Kerstin; Scheible, Jürgen (2017): Formal verification of a transistor PCell. - In: PRIME 2017 : 13th Conference on PH.D. Research in Microelectronics and Eletronics : conference proceedings : 12th-15th June 2017, Giardini Naxos, Taormina, Italy. - Piscataway, NJ : IEEE. - S. 205-208. - ISBN: 978-1-5090-6508-0. - DOI: https://doi.org/10.1109/PRIME.2017.7974143 | BibTeX | RIS DOI |
2016 | |
Hald, Axel; Seelhorst, Johannes; Reimann, Mathias; Scheible, Jürgen; Lienig, Jens (2016): A novel polygon-based circuit extraction algorithm for full custom designed MEMS sensors. - In: 13th International Conference on Synthesis, Modeling, Analysis and Simulation Methods and Applications to Circuit Design (SMACD) : 27 - 30 June 2016, Lisbon, Portugal. - Piscataway, NJ : IEEE. - 4 S. - ISBN: 978-1-5090-0490-4. - DOI: https://doi.org/10.1109/SMACD.2016.7520719 | BibTeX | RIS DOI |
Marolt, Daniel; Scheible, Jürgen; Jerke, Göran; Marolt, Vinko (2016): A self-organization approach for layout floorplanning problems in analog IC design. - In: 12th Conference on Ph.D. Research in Microelectronics and Electronics (PRIME) : 27- 30 June 2016, Lisbon, Portugal. - Piscataway, NJ : IEEE. - 4 S. - ISBN: so978- 1-5090-0493-5. - DOI: https://doi.org/10.1109/PRIME.2016.7519454 | BibTeX | RIS DOI |
Marolt, Daniel; Scheible, Jürgen; Jerke, Göran; Marolt, Vinko (2016): Analog layout automation via self-organization: enhancing the novel SWARM approach. - In: LASCAS 2016 : VII IEEE Latin American Symposium on Circuits & Systems : R9 IEEE CASS flagship conference : February 28 to March 2, 2016, Ingleses Beach, Florianopolis, Brazil. - Piscataway, NJ : IEEE. - S. 55-58. - ISBN: 978-1-4673-7835-2. - DOI: https://doi.org/10.1109/LASCAS.2016.7451008 | BibTeX | RIS DOI |
Marolt, Daniel; Burdick, Thomas; Jerke, Göran; Herth, Peter; Marolt, Vinko; Scheible, Jürgen (2016): HIPE : Hierarchical Instance Parameter Editing of parameterized modules in analog IC design. - In: Proceedings / eda Workshop 16, Hannover, 11. - 12. Mai 2016. - Berlin : Pro Business. - S. 18-23. - ISBN: 978-3-86460-453-9. | BibTeX | RIS |
Marolt, Daniel; Scheible, Jürgen; Jerke, Göran; Marolt, Vinko (2016): SWARM : a multi-agent system for layout automation in analog integrated circuit design. - In: Jezic, Gordan (Hrsg.): Agent and Multi-Agent Systems : Technology and Applications ; 10th KES International Conference, KES-AMSTA 2016 Puerto de la Cruz, Tenerife, Spain, June 2016 Proceedings. - Cham : Springer. - S. 15-31. - ISBN: 978-3-319-39883-9. - DOI: https://doi.org/10.1007/978-3-319-39883-9_2 | BibTeX | RIS DOI |
Marolt, Daniel; Scheible, Jürgen; Jerke, Göran; Marolt, Vinko (2016): SWARM: a self-organization approach for layout automation in analog IC design. - In: International journal of electronics and electrical engineering 4 (5). - S. 374-385. - DOI: https://doi.org/10.18178/ijeee.4.5.374-385 | BibTeX | RIS DOIURN |
Greif, Matthias; Marolt, Daniel; Scheible, Jürgen (2016): gPCDS : an interactive tool for creating schematic module generators in analog IC design. - In: 12th Conference on Ph.D. Research in Microelectronics and Electronics (PRIME) : 27 - 30 June 2016, Lisbon, Portugal. - Piscataway, NJ : IEEE. - 4 S. - ISBN: 978-1-5090-0493-5. - DOI: https://doi.org/10.1109/PRIME.2016.7519539 | BibTeX | RIS DOI |
2015 | |
Gerlach, Andreas; Scheible, Jürgen; Rosahl, Thoralf; Eitrich, Frank-Thomas (2015): A generic topology selection method for analog circuits demonstrated on the OTA example. - In: 2015 11th Conference on Ph.D. Research in Microelectronics and Electronics (PRIME) : June 29, 2015 - July 2, 2015. - Piscataway, NJ : IEEE. - S. 77-80. - ISBN: 978-1-4799-8229-5. - DOI: https://doi.org/10.1109/PRIME.2015.7251338 | BibTeX | RIS DOI |
Scheible, Jürgen; Lienig, Jens (2015): Automation of analog IC layout : challenges and solutions. - In: ISPD '15 : proceedings of the 2015 International Symposium on Physical Design ; March 29 - April 1, 2015, Monterey, CA, USA. - New York, NY : Association for Computing Machinery. - S. 33-40. - ISBN: 978-1-4503-3399-3. - DOI: https://doi.org//10.1145/2717764.2717781 | BibTeX | RIS DOI |
Jung, Carl Christoph; Silber, Christian; Scheible, Jürgen (2015): Bonddraht-Design mit dem Bondrechner. - In: ZuE 2015 : Zuverlässigkeit und Entwurf : Beiträge der 8. GMM/ITG/GI-Fachtagung 21. - 23. September 2015 in Siegen. - (GMM-Fachbericht ; 83). - Berlin : VDE Verlag. - S. 30-35. - ISBN: 978-3-8007-4071-0. - URL: http://ieeexplore.ieee.org/xpls/abs_all.jsp?arnumber=7348512&tag=1 | BibTeX | RIS |
Marolt, Daniel; Scheible, Jürgen; Jerke, Göran; Marolt, Vinko (2015): CAPABLE : a layout automation framework for analog IC design. - In: MPC / Multi-Projekt-Chip-Gruppe Baden-Württemberg : Tagungsband zum Workshop der Multiprojekt-Chip-Gruppe Baden-Württemberg ; 54. Workshop on Microelectronics, 09.-10. Juli 2015, Hochschule Ulm, Germany. - Ulm : Hochschule Ulm. - S. 49-59. - URL: https://www.mpc-gruppe.de/workshopbaende | BibTeX | RIS URN |
Jung, Carl Christoph; Silber, Christian; Scheible, Jürgen (2015): Heat generation in bond wires. - In: IEEE transactions on components, packaging and manufacturing technology 5 (10). - S. 1465-1476. - DOI: https://doi.org/10.1109/TCPMT.2015.2429743 | BibTeX | RIS DOI |
Greif, Matthias; Marolt, Daniel; Scheible, Jürgen (2015): Konzeptstudie eines durchgängig auf parametrisierten Modulgeneratoren basierenden Entwurfsflusses für Analogdesign. - In: MPC / Multi-Projekt-Chip-Gruppe Baden-Württemberg : Tagungsband zum Workshop der Multiprojekt-Chip-Gruppe Baden-Württemberg ; 53. Workshop on Microelectronics, 6. Februar 2015, Hochschule Esslingen, Germany. - Ulm : Hochschule Ulm. - S. 23-30. - URL: https://www.mpc-gruppe.de/workshopbaende | BibTeX | RIS URN |
Jung, Carl Christoph; Silber, Christian; Scheible, Jürgen (2015): Temperature profiles along bonding wires, revealed by the Bond Calculator, a new thermo-electrical simulation tool. - In: 2015 16th International Conference on Thermal. Mechanical and Multi-Physics Simulation and Experiments in Microelectronics and Microsystems (EuroSimE) : 19 - 22 April 2015, Budapest. - Piscataway, NJ : IEEE. - S. 1-9. - ISBN: 978-1-4799-9951-4. - DOI: https://doi.org/10.1109/EuroSimE.2015.7103148 | BibTeX | RIS DOI |
2014 | |
(2014): ASIM-Workshop STS/GMMS 2014 : Treffen der ASIM/GI-Fachgruppen "Simulation technischer Systeme" und "Grundlagen und Methoden in Modellbildung und Simulation", 20. bis 21. Februar 2014 in Reutlingen-Rommelsbach. - In: - Arbeitsgemeinschaft Simulation (ASIM). - 282 S. - ISBN: 978-3-901608-42-1. - DOI: https://doi.org/10.11128/arep.42 | BibTeX | RIS URNDOI |
Möck, Johannes; Weiland, Jens (2014): Advancing virtual commissioning with variant handling. - In: ASIM-Workshop STS/GMMS 2014 : Treffen der ASIM/GI-Fachgruppen "Simulation technischer Systeme" und "Grundlagen und Methoden in Modellbildung und Simulation", 20. bis 21. Februar 2014 in Reutlingen-Rommelsbach. - Arbeitsgemeinschaft Simulation (ASIM). - S. 7-13. - ISBN: 978-3-901608-42-1. - DOI: https://doi.org/10.11128/arep.42 | BibTeX | RIS URNDOI |
Seidel, Achim; Wittmann, Jürgen; Wicht, Bernhard (2014): Ein Effizienzmodell für getaktete Schaltwandler im Multi-MHz-Bereich. - In: ASIM-Workshop STS/GMMS 2014 : Treffen der ASIM/GI-Fachgruppen "Simulation technischer Systeme" und "Grundlagen und Methoden in Modellbildung und Simulation", 20. bis 21. Februar 2014 in Reutlingen-Rommelsbach. - Arbeitsgemeinschaft Simulation (ASIM). - S. 89-98. - ISBN: 978-3-901608-42-1. - DOI: https://doi.org/10.11128/arep.42 | BibTeX | RIS URNDOI |
Gerlach, Andreas; Junge, Moritz; Scheible, Jürgen; Rosahl, Thoralf (2014): Optimierte, wiederverwendbare OTA-Schaltungen für moderne Power BiCMOS-Technologien. - In: MPC / Multi-Projekt-Chip-Gruppe Baden-Württemberg : Tagungsband zum Workshop der Multiprojekt-Chip-Gruppe Baden-Württemberg ; 52. Workshop on Microelectronics, 11. Juli 2014, Hochschule Künzelsau, Germany. - Ulm : Hochschule Ulm. - S. 21-26. - URL: https://www.mpc-gruppe.de/workshopbaende | BibTeX | RIS URN |
Marolt, Daniel; Greif, Matthias; Scheible, Jürgen; Jerke, Göran (2014): PCDS : a new approach for the development of circuit generators in analog IC design. - In: 22nd Austrian Workshop on Microelectronics (Austrochip), 2014 : Graz, Austria, 9 Oct. 2014. - Piscataway, NJ : IEEE. - 6 S. - ISBN: 978-1-4799-7243-2. - DOI: https://doi.org/10.1109/Austrochip.2014.6946310 | BibTeX | RIS DOI |
Voß, Ursula; Hanke, Martin (2014): Reduzierte Modelle für elektromechanische Bauteile mit Berücksichtigung von Wirbelströmen. - In: ASIM-Workshop STS/GMMS 2014 : Treffen der ASIM/GI-Fachgruppen "Simulation technischer Systeme" und "Grundlagen und Methoden in Modellbildung und Simulation", 20. bis 21. Februar 2014 in Reutlingen-Rommelsbach. - Arbeitsgemeinschaft Simulation (ASIM). - S. 25-29. - ISBN: 978-3-901608-42-1. - DOI: https://doi.org/10.11128/arep.42 | BibTeX | RIS URNDOI |
Jung, Carl Christoph; Silber, Christian; Scheible, Jürgen (2014): Thermische Simulation von Bonddrähten in verpackten Chips unter Berücksichtigung der Draht-Package-Interaktion. - In: ASIM-Workshop STS/GMMS 2014 : Treffen der ASIM/GI-Fachgruppen "Simulation technischer Systeme" und "Grundlagen und Methoden in Modellbildung und Simulation", 20. bis 21. Februar 2014 in Reutlingen-Rommelsbach. - Arbeitsgemeinschaft Simulation (ASIM). - S. 37-47. - ISBN: 978-3-901608-42-1. - DOI: https://doi.org/10.11128/arep.42 | BibTeX | RIS URNDOI |
Gerlach, Andreas; Junge, Moritz; Scheible, Jürgen (2014): Universelle OTA-Testbench. - In: ASIM-Workshop STS/GMMS 2014 : Treffen der ASIM/GI-Fachgruppen "Simulation technischer Systeme" und "Grundlagen und Methoden in Modellbildung und Simulation", 20. bis 21. Februar 2014 in Reutlingen-Rommelsbach. - Arbeitsgemeinschaft Simulation (ASIM). - S. 83-87. - ISBN: 978-3-901608-42-1. - DOI: https://doi.org/10.11128/arep.42 | BibTeX | RIS URNDOI |
2013 | |
Scheible, Jürgen (2013): Constraint-driven design : eine Wegskizze zum Designflow der nächsten Generation. - In: Forster, Gerhard (Hrsg.): Mikroelektronik : Forschung und Lehre an Hochschulen für angewandte Wissenschaften : 25 Jahre Multi-Projekt-Chip-Gruppe : Jubiläumsausgabe zu 50. Workshop mit ausgewählten Beiträgen der letzten 5 Jahre. - Ulm : Hochschule Ulm. - S. 31-36. - ISBN: 978-3-9810998-6-7. | BibTeX | RIS |
2012 | |
Gerlach, Andreas; Marolt, Daniel; Scheible, Jürgen (2012): Der Bond-Rechner – ein Werkzeug zur Dimensionierung von Bonddrähten. - In: Zuverlässigkeit und Entwurf : 6. GMM-GI-ITG-Fachtagung vom 25. bis 27. September 2012 in Bremen. - Berlin ; Offenbach : VDE Verlag. - S. 35-38. - ISBN: 978-3-8007-3445-0. | BibTeX | RIS |
Gohm, Simon; Marolt, Daniel; Scheible, Jürgen (2012): Parametrisierte Layout-Module im analogen IC-Entwurf. - In: MPC / Multi-Projekt-Chip-Gruppe Baden-Württemberg : Tagungsband zum Workshop der Multiprojekt-Chip-Gruppe Baden-Württemberg : Workshop Juli 2012, Aalen. - Ulm : Hochschule Ulm. - S. 57-63. - URL: https://www.yumpu.com/de/document/view/5938770/48-workshop-der-multi-projekt-chip-gruppe-am-6-mpc-gruppe | BibTeX | RIS URN |